PCB设计中晶振时钟信号电路介绍

PCB设计中晶振时钟信号电路介绍

在电路系统中,晶振时钟信号是必不可少的一部分。如果时钟出错,系统就会发生紊乱。因此在PCB 中设计,一个好的时钟电路非常重要。我们常用的时钟电路有:无源晶振、有源晶振、分配器。有些IC 用的时钟可能是由主芯片所产生,但追根溯源,还是由上述三者之一产生的。

1、引脚尽量与芯片距离近,防止受到其它信号干扰。当然也防止它干扰别的线路,因为它是信号源。

2、尽量选择有源晶振,其抗干扰能力强些。

3、晶振下面所有层不能走线,并铺GND铜皮。

4、晶振附近也不要有太近的数字信号线。

5、其负载电容的回流地一定要短。

6、对晶振进行GND包围。部分地方开窗漏GND铜,把晶振外壳焊接到开窗漏GND铜的地方。

7、布局时先经过电容后经过晶振。

PCB 中常用的无源晶振封装有: 2 管脚的插件封装、 4 管脚的 SMD 封装。

了解更多晶振相关资讯,请点击晶诺威官网以下链接:

电话:0755-23068369