• 为什么在有些晶振应用中会出现噪声干扰?
    2024-03-22
    为什么在有些晶振应用中会出现噪声干扰? 答:噪声干扰可能是由于电源干扰、电磁干扰(EMI)等因素引起的。为了解决这个问题,可以尝试调整电路设计以减少干扰源、使用滤波器或屏蔽措施等。同时,需要注意电路板的布局和布线对噪声干扰的影响。
  • 关于RF设备中晶振单独接地(GND)与共地问题
    2024-03-15
    关于RF设备中晶振单独接地(GND)与共地问题,晶诺威科技解释如下: 举例,某款RF设备接地说明如下: The ground plane of the RF application board is separated into four independent fragments: the ana…
  • 关于晶振电磁兼容性(EMC)设计
    2024-03-12
    关于晶振(晶体谐振器)在电路中的电磁兼容性(EMC)设计,晶诺威科技总结如下: For most digital applications, the crystal oscillator is a very critical frequency controlling component. It m…
  • 关于展频晶振抗干扰与时钟精度的冲突问题
    2024-01-19
    关于展频晶振抗干扰与时钟精度的冲突问题,晶诺威科技分析如下: Every electronic product designer has to deal with the issue of electromagnetic compatibility (EMC) or electromagnetic …
  • 关于多层PCB设计中晶振接地(GND)问题
    2024-01-17
    关于多层PCB设计中晶振接地(GND)问题,晶诺威科技解释如下: 在多层PCB设计中,合理的层叠设计有助于减小电磁干扰和信号干扰。通常,将信号层与地平面和电源平面隔开,有助于提高信号完整性和降低EMI。 地平面(Ground Plane) 指在电路设计中,用于连接和分布地(Ground)的导电区域。…
  • 关于抗电磁干扰(EMI)晶振的选择
    2023-12-25
    抗电磁干扰(EMI)晶振 晶诺威科技针对电磁干扰(EMI)问题,研发了具有抗干扰特性的晶振。该类晶振通过采用特殊的电路设计、材料选择及制造工艺,有效提高了自身的抗电磁干扰能力。其输出频率具备高精度和高稳定度,因此可以为IC提供精准和稳定的参考时钟。 针对RF射频类电子产品,如蓝牙、WiFi等短距离无…
  • 数字电路中信号异常及可能原因
    2023-12-13
    关于数字电路中信号异常及可能原因,晶诺威科技归纳如下: 1、幅值异常 波形不稳定,导致无法判定高低电平。 可能原因: 负载太大 走线过长 驱动太小 电平异常 2、过冲/回冲 方波过冲/回冲过高。超出正常电平10%。 可能原因: 驱动过高 存在反射 自激振荡 检查去耦 注:晶体振荡器输出信号上看到的电…
  • 如何调整晶体(无源晶振)幅度大小?
    2023-12-10
    关于晶体(无源晶振)幅度问题,晶诺威科技解释如下: 无源晶振的幅值一般是不可调高的,但可通过串联电阻调低。当在过EMC测试时,因为辐射过高问题,有时候我们会尝试串联电阻来降低这个幅值以改善辐射效果。 因为无源晶振的激励功率(激励功率)和内阻已经固定,因此其输出幅值无法调高。有时我们发现在降低外接电容…
  • 圆柱晶振32.768KHz如何实现外壳接地?
    2023-11-16
    (圆柱晶振安装) 圆柱晶振32.768KHz如何实现外壳接地?晶诺威科技解释如下: 圆柱晶振32.768KHz外壳接地目的 晶振接地的目的是防止信号干扰。晶振接地后就相当于给内部晶体安装了一个全金属圈封闭的信号屏蔽罩。从电磁学上来讲,外部辐射信号要穿越金属屏蔽罩是比较困难的,因此也就改善了晶振的工作…
  • 四脚无源晶振的脚1和脚4是连通的吗?
    2023-09-29
    四脚无源晶振的脚1和脚4是连通的吗? 答:不是连通的。若发现连通的话,说明晶振已损坏。 解释: 晶诺威科技生产的四脚无源晶振的脚1和脚3是频率管脚,分别连通内部石英晶片正反两面的镀银电极面;脚2和脚4与金属外壳连通,建议接地,以达到抗干扰之目的。如果四脚无源晶振相邻的任意两脚连通,说明晶振已损坏,不…
电话:0755-23068369